在该结构中,按照正常反相器的配置,调节nmos和pmos的尺寸,使得其导通电阻近似相等。,而且电阻连接在栅漏之间,NMOS和PMOS相当于MOS-Diode结构,反馈电阻则将输入输出的电平稳定在VDD / 2左右,如果电源电压足够 ,则MP和MN工作在饱和区否则,工作在亚阈值区。 隔直电容首先将输入信号的直流电平滤除,只保留其交流信号,这样,数字的CMOS 反相器就可看作是两个同时运行的共源放大器(common source amplifier)。若是简单地将输入信号看作小信号,则其增益近似为: A V = ( g m p + g m n ∗ ( R 1 / / r o p / / r o n ) ) A_V=(g_{mp}+g_{mn}*(R_1//r_{op}//r_{on}))AV=(gmp+gmn∗(R1//rop//ron)) 其中g m p g_{mp}gmp 和g m n g_{mn}gmn分别是MP 和MN 管的跨导,而r o n r_{on}ron和r o p r_{op}rop分别是MP 和MN 的小信号输出电阻。 即使MOS管工作在亚阈值区,也会有增益,正常情况下,其值很容易达到10 倍以上。因此,对于一下两种情况的输入信号。另外此缓冲电路有明显优势 1.输入时钟信号延时较大(时钟边沿较大),由于缓冲器的放大作用,会加速输出变化,而普通反相器必须要等时钟信号上升或下键到一定幅值时,输出才会响应。 2.输入时钟信号幅值较小:对于普通反相器而言,输入信号幅值较小,无法导通NMOS管,输出一直高;而加了RC的反相器,由于NMOS和PMOS的放大作用,即使输入信号幅值较小,也可以通过此类反相器放大,传输给后一级的CMOS反相器。